「mipi d-phy c-phy差異」的推薦目錄:
- 關於mipi d-phy c-phy差異 在 コバにゃんチャンネル Youtube 的精選貼文
- 關於mipi d-phy c-phy差異 在 大象中醫 Youtube 的精選貼文
- 關於mipi d-phy c-phy差異 在 大象中醫 Youtube 的最讚貼文
- 關於mipi d-phy c-phy差異 在 [問題] 有人有研究MIPI介面嗎? - 看板Electronics - 批踢踢實業坊 的評價
- 關於mipi d-phy c-phy差異 在 mipi訊號量測的推薦與評價,FACEBOOK和網紅們這樣回答 的評價
- 關於mipi d-phy c-phy差異 在 [問題] 有人有研究MIPI介面嗎? - 看板Electronics - PTT 學習區 的評價
mipi d-phy c-phy差異 在 大象中醫 Youtube 的精選貼文
mipi d-phy c-phy差異 在 大象中醫 Youtube 的最讚貼文
mipi d-phy c-phy差異 在 [問題] 有人有研究MIPI介面嗎? - 看板Electronics - PTT 學習區 的推薦與評價
我所認知的MIPI只是一個組織真正的介面會是D-PHY、LVDS 等等D-PHY其實協議 ... 這兩者協議內容有很大差異LVDS 在傳輸RGB時,是標準一條lane一個clock ... ... <看更多>
mipi d-phy c-phy差異 在 [問題] 有人有研究MIPI介面嗎? - 看板Electronics - 批踢踢實業坊 的推薦與評價
板友晚安
我是一個小小軟體工程師,最近在研究MIPI介面。我所認知的MIPI只是一個組織
真正的介面會是 D-PHY、LVDS 等等
D-PHY其實協議層是CSI-2、DSI。其實我一直搞不懂的是
1 MIPI CSI-2 的訊號到底是不是LVDS? <---- 在網路上一些日誌說 是
2 假設是,我深看了關於在CSI-2 和 LVDS 影像的傳輸,這兩者協議內容有很大差異
LVDS 在傳輸RGB時,是標準一條lane一個clock 塞 7個 bit(可4條lane)
CSI-2 在傳輸RGB時,一個 clock 用DDR(上下升沿)各取1bit,也就是4個clock
一個 byte,且這兩個關於影像的同步機制也不同。CSI-2是採用 short packet
LVDS,就在這幾條lane中塞 HS/VS/DE 等等,那這樣還可以說CSI-2 是 LVDS 訊號麻?
謝謝。
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 219.68.65.208 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1575987148.A.05B.html
... <看更多>