摩爾定律放緩 靠啥提升AI晶片運算力?
作者 : 黃燁鋒,EE Times China
2021-07-26
對於電子科技革命的即將終結的說法,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有的,但這波革命始終也沒有結束。AI技術本質上仍然是第三次科技革命的延續……
人工智慧(AI)的技術發展,被很多人形容為第四次科技革命。前三次科技革命,分別是蒸汽、電氣、資訊技術(電子科技)革命。彷彿這“第四次”有很多種說辭,比如有人說第四次科技革命是生物技術革命,還有人說是量子技術革命。但既然AI也是第四次科技革命之一的候選技術,而且作為資訊技術的組成部分,卻又獨立於資訊技術,即表示它有獨到之處。
電子科技革命的即將終結,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有,但這波革命始終也沒有結束。
AI技術本質上仍然是第三次科技革命的延續,它的發展也依託於幾十年來半導體科技的進步。這些年出現了不少專門的AI晶片——而且市場參與者相眾多。當某一個類別的技術發展到出現一種專門的處理器為之服務的程度,那麼這個領域自然就不可小覷,就像當年GPU出現專門為圖形運算服務一樣。
所以AI晶片被形容為CPU、GPU之後的第三大類電腦處理器。AI專用處理器的出現,很大程度上也是因為摩爾定律的發展進入緩慢期:電晶體的尺寸縮減速度,已經無法滿足需求,所以就必須有某種專用架構(DSA)出現,以快速提升晶片效率,也才有了專門的AI晶片。
另一方面,摩爾定律的延緩也成為AI晶片發展的桎梏。在摩爾定律和登納德縮放比例定律(Dennard Scaling)發展的前期,電晶體製程進步為晶片帶來了相當大的助益,那是「happy scaling down」的時代——CPU、GPU都是這個時代受益,不過Dennard Scaling早在45nm時期就失效了。
AI晶片作為第三大類處理器,在這波發展中沒有趕上happy scaling down的好時機。與此同時,AI應用對運算力的需求越來越貪婪。今年WAIC晶片論壇圓桌討論環節,燧原科技創始人暨CEO趙立東說:「現在訓練的GPT-3模型有1750億參數,接近人腦神經元數量,我以為這是最大的模型了,要千張Nvidia的GPU卡才能做。談到AI運算力需求、模型大小的問題,說最大模型超過萬億參數,又是10倍。」
英特爾(Intel)研究院副總裁、中國研究院院長宋繼強說:「前兩年用GPU訓練一個大規模的深度學習模型,其碳排放量相當於5台美式車整個生命週期產生的碳排量。」這也說明了AI運算力需求的貪婪,以及提供運算力的AI晶片不夠高效。
不過作為產業的底層驅動力,半導體製造技術仍源源不斷地為AI發展提供推力。本文將討論WAIC晶片論壇上聽到,針對這個問題的一些前瞻性解決方案——有些已經實現,有些則可能有待時代驗證。
XPU、摩爾定律和異質整合
「電腦產業中的貝爾定律,是說能效每提高1,000倍,就會衍生出一種新的運算形態。」中科院院士劉明在論壇上說,「若每瓦功耗只能支撐1KOPS的運算,當時的這種運算形態是超算;到了智慧型手機時代,能效就提高到每瓦1TOPS;未來的智慧終端我們要達到每瓦1POPS。 這對IC提出了非常高的要求,如果依然沿著CMOS這條路去走,當然可以,但會比較艱辛。」
針對性能和效率提升,除了尺寸微縮,半導體產業比較常見的思路是電晶體結構、晶片結構、材料等方面的最佳化,以及處理架構的革新。
(1)AI晶片本身其實就是對處理器架構的革新,從運算架構的層面來看,針對不同的應用方向造不同架構的處理器是常規,更專用的處理器能促成效率和性能的成倍增長,而不需要依賴於電晶體尺寸的微縮。比如GPU、神經網路處理器(NPU,即AI處理器),乃至更專用的ASIC出現,都是這類思路。
CPU、GPU、NPU、FPGA等不同類型的晶片各司其職,Intel這兩年一直在推行所謂的「XPU」策略就是用不同類型的處理器去做不同的事情,「整合起來各取所需,用組合拳會好過用一種武器去解決所有問題。」宋繼強說。Intel的晶片產品就涵蓋了幾個大類,Core CPU、Xe GPU,以及透過收購獲得的AI晶片Habana等。
另外針對不同類型的晶片,可能還有更具體的最佳化方案。如當代CPU普遍加入AVX512指令,本質上是特別針對深度學習做加強。「專用」的不一定是處理器,也可以是處理器內的某些特定單元,甚至固定功能單元,就好像GPU中加入專用的光線追蹤單元一樣,這是當代處理器普遍都在做的一件事。
(2)從電晶體、晶片結構層面來看,電晶體的尺寸現在仍然在縮減過程中,只不過縮減幅度相比過去變小了——而且為緩解電晶體性能的下降,需要有各種不同的技術來輔助尺寸變小。比如說在22nm節點之後,電晶體變為FinFET結構,在3nm之後,電晶體即將演變為Gate All Around FET結構。最終會演化為互補FET (CFET),其本質都是電晶體本身充分利用Z軸,來實現微縮性能的提升。
劉明認為,「除了基礎元件的變革,IC現在的發展還是比較多元化,包括新材料的引進、元件結構革新,也包括微影技術。長期賴以微縮的基本手段,現在也在發生巨大的變化,特別是未來3D的異質整合。這些多元技術的協同發展,都為晶片整體性能提升帶來了很好的增益。」
他並指出,「從電晶體級、到晶圓級,再到晶片堆疊、引線接合(lead bonding),精準度從毫米向奈米演進,互連密度大大提升。」從晶圓/裸晶的層面來看,則是眾所周知的朝more than moore’s law這樣的路線發展,比如把兩片裸晶疊起來。現在很熱門的chiplet技術就是比較典型的並不依賴於傳統電晶體尺寸微縮,來彈性擴展性能的方案。
台積電和Intel這兩年都在大推將不同類型的裸晶,異質整合的技術。2.5D封裝方案典型如台積電的CoWoS,Intel的EMIB,而在3D堆疊上,Intel的Core LakeField晶片就是用3D Foveros方案,將不同的裸晶疊在一起,甚至可以實現兩片運算裸晶的堆疊、互連。
之前的文章也提到過AMD剛發佈的3D V-Cache,將CPU的L3 cache裸晶疊在運算裸晶上方,將處理器的L3 cache大小增大至192MB,對儲存敏感延遲應用的性能提升。相比Intel,台積電這項技術的獨特之處在於裸晶間是以混合接合(hybrid bonding)的方式互連,而不是micro-bump,做到更小的打線間距,以及晶片之間數十倍通訊性能和效率提升。
這些方案也不直接依賴傳統的電晶體微縮方案。這裡實際上還有一個方面,即新材料的導入專家們沒有在論壇上多說,本文也略過不談。
1,000倍的性能提升
劉明談到,當電晶體微縮的空間沒有那麼大的時候,產業界傾向於採用新的策略來評價技術——「PPACt」——即Powe r(功耗)、Performance (性能)、Cost/Area-Time (成本/面積-時間)。t指的具體是time-to-market,理論上應該也屬於成本的一部分。
電晶體微縮方案失效以後,「多元化的技術變革,依然會讓IC性能得到進一步的提升。」劉明說,「根據預測,這些技術即使不再做尺寸微縮,也會讓IC的晶片性能做到500~1,000倍的提升,到2035年實現Zetta Flops的系統性能水準。且超算的發展還可以一如既往地前進;單裸晶儲存容量變得越來越大,IC依然會為產業發展提供基礎。」
500~1,000倍的預測來自DARPA,感覺有些過於樂觀。因為其中的不少技術存在比較大的邊際遞減效應,而且有更實際的工程問題待解決,比如運算裸晶疊層的散熱問題——即便業界對於這類工程問題的探討也始終在持續。
不過1,000倍的性能提升,的確說明摩爾定律的終結並不能代表第三次科技革命的終結,而且還有相當大的發展空間。尤其本文談的主要是AI晶片,而不是更具通用性的CPU。
矽光、記憶體內運算和神經型態運算
在非傳統發展路線上(以上內容都屬於半導體製造的常規思路),WAIC晶片論壇上宋繼強和劉明都提到了一些頗具代表性的技術方向(雖然這可能與他們自己的業務方向或研究方向有很大的關係)。這些技術可能尚未大規模推廣,或者仍在商業化的極早期。
(1)近記憶體運算和記憶體內運算:處理器性能和效率如今面臨的瓶頸,很大程度並不在單純的運算階段,而在資料傳輸和儲存方面——這也是共識。所以提升資料的傳輸和存取效率,可能是提升整體系統性能時,一個非常靠譜的思路。
這兩年市場上的處理器產品用「近記憶體運算」(near-memory computing)思路的,應該不在少數。所謂的近記憶體運算,就是讓儲存(如cache、memory)單元更靠近運算單元。CPU的多層cache結構(L1、L2、L3),以及電腦處理器cache、記憶體、硬碟這種多層儲存結構是常規。而「近記憶體運算」主要在於究竟有多「近」,cache記憶體有利於隱藏當代電腦架構中延遲和頻寬的局限性。
這兩年在近記憶體運算方面比較有代表性的,一是AMD——比如前文提到3D V-cache增大處理器的cache容量,還有其GPU不僅在裸晶內導入了Infinity Cache這種類似L3 cache的結構,也更早應用了HBM2記憶體方案。這些實踐都表明,儲存方面的革新的確能帶來性能的提升。
另外一個例子則是Graphcore的IPU處理器:IPU的特點之一是在裸晶內堆了相當多的cache資源,cache容量遠大於一般的GPU和AI晶片——也就避免了頻繁的訪問外部儲存資源的操作,極大提升頻寬、降低延遲和功耗。
近記憶體運算的本質仍然是馮紐曼架構(Von Neumann architecture)的延續。「在做處理的過程中,多層級的儲存結構,資料的搬運不僅僅在處理和儲存之間,還在不同的儲存層級之間。這樣頻繁的資料搬運帶來了頻寬延遲、功耗的問題。也就有了我們經常說的運算體系內的儲存牆的問題。」劉明說。
構建非馮(non-von Neumann)架構,把傳統的、以運算為中心的馮氏架構,變換一種新的運算範式。把部分運算力下推到儲存。這便是記憶體內運算(in-memory computing)的概念。
記憶體內運算的就現在看來還是比較新,也有稱其為「存算一體」。通常理解為在記憶體中嵌入演算法,儲存單元本身就有運算能力,理論上消除資料存取的延遲和功耗。記憶體內運算這個概念似乎這在資料爆炸時代格外醒目,畢竟可極大減少海量資料的移動操作。
其實記憶體內運算的概念都還沒有非常明確的定義。現階段它可能的內涵至少涉及到在儲記憶體內部,部分執行資料處理工作;主要應用於神經網路(因為非常契合神經網路的工作方式),以及這類晶片具體的工作方法上,可能更傾向於神經型態運算(neuromorphic computing)。
對於AI晶片而言,記憶體內運算的確是很好的思路。一般的GPU和AI晶片執行AI負載時,有比較頻繁的資料存取操作,這對性能和功耗都有影響。不過記憶體內運算的具體實施方案,在市場上也是五花八門,早期比較具有代表性的Mythic導入了一種矩陣乘的儲存架構,用40nm嵌入式NOR,在儲記憶體內部執行運算,不過替換掉了數位週邊電路,改用類比的方式。在陣列內部進行模擬運算。這家公司之前得到過美國國防部的資金支援。
劉明列舉了近記憶體運算和記憶體內運算兩種方案的例子。其中,近記憶體運算的這個方案應該和AMD的3D V-cache比較類似,把儲存裸晶和運算裸晶疊起來。
劉明指出,「這是我們最近的一個工作,採用hybrid bonding的技術,與矽通孔(TSV)做比較,hybrid bonding功耗是0.8pJ/bit,而TSV是4pJ/bit。延遲方面,hybrid bonding只有0.5ns,而TSV方案是3ns。」台積電在3D堆疊方面的領先優勢其實也體現在hybrid bonding混合鍵合上,前文也提到了它具備更高的互連密度和效率。
另外這套方案還將DRAM刷新頻率提高了一倍,從64ms提高至128ms,以降低功耗。「應對刷新率變慢出現拖尾bit,我們引入RRAM TCAM索引這些tail bits」劉明說。
記憶體內運算方面,「傳統運算是用布林邏輯,一個4位元的乘法需要用到幾百個電晶體,這個過程中需要進行資料來回的移動。記憶體內運算是利用單一元件的歐姆定律來完成一次乘法,然後利用基爾霍夫定律完成列的累加。」劉明表示,「這對於今天深度學習的矩陣乘非常有利。它是原位的運算和儲存,沒有資料搬運。」這是記憶體內運算的常規思路。
「無論是基於SRAM,還是基於新型記憶體,相比近記憶體運算都有明顯優勢,」劉明認為。下圖是記憶體內運算和近記憶體運算,精準度、能效等方面的對比,記憶體內運算架構對於低精準度運算有價值。
下圖則總結了業內主要的一些記憶體內運算研究,在精確度和能效方面的對應關係。劉明表示,「需要高精確度、高運算力的情況下,近記憶體運算目前還是有優勢。不過記憶體內運算是更新的技術,這幾年的進步也非常快。」
去年阿里達摩院發佈2020年十大科技趨勢中,有一個就是存算一體突破AI算力瓶頸。不過記憶體內運算面臨的商用挑戰也一點都不小。記憶體內運算的通常思路都是類比電路的運算方式,這對記憶體、運算單元設計都需要做工程上的考量。與此同時這樣的晶片究竟由誰來造也是個問題:是記憶體廠商,還是數文書處理器廠商?(三星推過記憶體內運算晶片,三星、Intel垂直整合型企業似乎很適合做記憶體內運算…)
(2)神經型態運算:神經型態運算和記憶體內運算一樣,也是新興技術的熱門話題,這項技術有時也叫作compute in memory,可以認為它是記憶體內運算的某種發展方向。神經型態和一般神經網路AI晶片的差異是,這種結構更偏「類人腦」。
進行神經型態研究的企業現在也逐漸變得多起來,劉明也提到了AI晶片「最終的理想是在結構層次模仿腦,元件層次逼近腦,功能層次超越人腦」的「類腦運算」。Intel是比較早關注神經型態運算研究的企業之一。
傳說中的Intel Loihi就是比較典型存算一體的架構,「這片裸晶裡面包含128個小核心,每個核心用於模擬1,024個神經元的運算結構。」宋繼強說,「這樣一塊晶片大概可以類比13萬個神經元。我們做到的是把768個晶片再連起來,構成接近1億神經元的系統,讓學術界的夥伴去試用。」
「它和深度學習加速器相比,沒有任何浮點運算——就像人腦裡面沒有乘加器。所以其學習和訓練方法是採用一種名為spike neutral network的路線,功耗很低,也可以訓練出做視覺辨識、語言辨識和其他種類的模型。」宋繼強認為,不採用同步時脈,「刺激的時候就是一個非同步電動勢,只有工作部分耗電,功耗是現在深度學習加速晶片的千分之一。」
「而且未來我們可以對不同區域做劃分,比如這兒是視覺區、那兒是語言區、那兒是觸覺區,同時進行多模態訓練,互相之間產生關聯。這是現在的深度學習模型無法比擬的。」宋繼強說。這種神經型態運算晶片,似乎也是Intel在XPU方向上探索不同架構運算的方向之一。
(2)微型化矽光:這個技術方向可能在層級上更偏高了一些,不再晶片架構層級,不過仍然值得一提。去年Intel在Labs Day上特別談到了自己在矽光(Silicon Photonics)的一些技術進展。其實矽光技術在連接資料中心的交換機方面,已有應用了,發出資料時,連接埠處會有個收發器把電訊號轉為光訊號,透過光纖來傳輸資料,另一端光訊號再轉為電訊號。不過傳統的光收發器成本都比較高,內部元件數量大,尺寸也就比較大。
Intel在整合化的矽光(IIIV族monolithic的光學整合化方案)方面應該是商業化走在比較前列的,就是把光和電子相關的組成部分高度整合到晶片上,用IC製造技術。未來的光通訊不只是資料中心機架到機架之間,也可以下沉到板級——就跟現在傳統的電I/O一樣。電互連的主要問題是功耗太大,也就是所謂的I/O功耗牆,這是這類微型化矽光元件存在的重要價值。
這其中存在的技術挑戰還是比較多,如做資料的光訊號調變的調變器調變器,據說Intel的技術使其實現了1,000倍的縮小;還有在接收端需要有個探測器(detector)轉換光訊號,用所謂的全矽微環(micro-ring)結構,實現矽對光的檢測能力;波分複用技術實現頻寬倍增,以及把矽光和CMOS晶片做整合等。
Intel認為,把矽光模組與運算資源整合,就能打破必須帶更多I/O接腳做更大尺寸處理器的這種趨勢。矽光能夠實現的是更低的功耗、更大的頻寬、更小的接腳數量和尺寸。在跨處理器、跨伺服器節點之間的資料互動上,這類技術還是頗具前景,Intel此前說目標是實現每根光纖1Tbps的速率,並且能效在1pJ/bit,最遠距離1km,這在非本地傳輸上是很理想的數字。
還有軟體…
除了AI晶片本身,從整個生態的角度,包括AI感知到運算的整個鏈條上的其他組成部分,都有促成性能和效率提升的餘地。比如這兩年Nvidia從軟體層面,針對AI運算的中間層、庫做了大量最佳化。相同的底層硬體,透過軟體最佳化就能實現幾倍的性能提升。
宋繼強說,「我們發現軟體最佳化與否,在同一個硬體上可以達到百倍的性能差距。」這其中的餘量還是比較大。
在AI開發生態上,雖然Nvidia是最具發言權的;但從戰略角度來看,像Intel這種研發CPU、GPU、FPGA、ASIC,甚至還有神經型態運算處理器的企業而言,不同處理器統一開發生態可能更具前瞻性。Intel有個稱oneAPI的軟體平台,用一套API實現不同硬體性能埠的對接。這類策略對廠商的軟體框架構建能力是非常大的考驗——也極大程度關乎底層晶片的執行效率。
在摩爾定律放緩、電晶體尺寸微縮變慢甚至不縮小的前提下,處理器架構革新、異質整合與2.5D/3D封裝技術依然可以達成1,000倍的性能提升;而一些新的技術方向,包括近記憶體運算、記憶體內運算和微型矽光,能夠在資料訪存、傳輸方面產生新的價值;神經型態運算這種類腦運算方式,是實現AI運算的目標;軟體層面的最佳化,也能夠帶動AI性能的成倍增長。所以即便摩爾定律嚴重放緩,AI晶片的性能、效率提升在上面提到的這麼多方案加持下,終將在未來很長一段時間內持續飛越。這第三(四)次科技革命恐怕還很難停歇。
資料來源:https://www.eettaiwan.com/20210726nt61-ai-computing/?fbclid=IwAR3BaorLm9rL2s1ff6cNkL6Z7dK8Q96XulQPzuMQ_Yky9H_EmLsBpjBOsWg
同時也有1部Youtube影片,追蹤數超過80萬的網紅果籽,也在其Youtube影片中提到,|Apple發佈會懶人包—M1核心 新MacBook Pro MacBook Air長氣一倍 加埋Mac mini即日可預訂 Apple「One more thing.」發佈新電腦核心「M1」、新MacBook Pro、MacBook Air、Mac mini等配備M1核心的Mac機。是繼9月和10...
「電晶體腳位」的推薦目錄:
- 關於電晶體腳位 在 台灣物聯網實驗室 IOT Labs Facebook 的最佳貼文
- 關於電晶體腳位 在 創業小聚 Meet Startup Facebook 的最佳解答
- 關於電晶體腳位 在 青創學院 Facebook 的最佳貼文
- 關於電晶體腳位 在 果籽 Youtube 的最佳貼文
- 關於電晶體腳位 在 [討論] 牙膏製程被中芯超車了? - 看板Tech_Job 的評價
- 關於電晶體腳位 在 如何用三用電表判斷電晶體腳位及npn 或pnp - YouTube 的評價
- 關於電晶體腳位 在 Measuring transistor with three-use electricity meter 柯t生活 ... 的評價
- 關於電晶體腳位 在 電晶體腳位2023-在Facebook/IG/Youtube上的焦點新聞和熱門 ... 的評價
- 關於電晶體腳位 在 電晶體腳位2023-在Facebook/IG/Youtube上的焦點新聞和熱門 ... 的評價
- 關於電晶體腳位 在 PLC - 認識一下,電晶體腳位的定義將 ... 的評價
- 關於電晶體腳位 在 製作延遲照明零件... 的評價
電晶體腳位 在 創業小聚 Meet Startup Facebook 的最佳解答
當年台積電以破壞式創新的晶圓製造業者(Foundry)角色、為半導體產業帶來了變化,打破過去以英特爾、格羅方德等為首的 IDM(垂直整合製造)模式,這讓更多無廠半導體(Fabless)的設計公司得以將心力投入在產品的架構研發上,誕生了如聯發科、高通等 IC 設計業者,其中最令人津津樂道的成功模式,莫過於台積電的重要客戶 AMD。
如今詹睿妮也依循這樣的腳步,將產品的效能表現透過架構設計外,也仰賴台積電在先進製程的市場優勢,「現在這個時間點,台積電製造出可能是全世界最好的電晶體,讓我們這樣的公司,可以打造世界最好的晶片,」
https://meet.bnext.com.tw/articles/view/47798
電晶體腳位 在 青創學院 Facebook 的最佳貼文
▍加速產業躍進的背後推手
#創業誌
宜特屬科技產業鏈中的服務業,從輔助客戶解決工程問題的角度出發,初期以服務IC 設計公司改善研發速度,陸續拓展至零件廠、系統廠、品牌廠,並與國際企業建立緊密互動合作。歷經24年的醞釀、發展與深耕,站穩亞洲驗證測試龍頭,幕後推手正是白手起家的余維斌。
📌看盡興衰起落 窮怕了!
余家原籍臺南西港鄉,家中數代仕官,在當地無論是財力及聲望都不容小覷。余維斌的叔叔們多以務農為生,唯獨父親擁有高工畢業文憑,因此外公便將多數的田地交由叔叔們繼承,父親則分配較多財產。
聽說都蘭山有藍寶石礦,加上政府推出開發補貼政策,余維斌的父親就這樣帶著全家大小和一個夢,移居臺東闖蕩。「圍繞在父親周圍的『蒼蠅』很多,不少人慫恿他投資,無論是賣買木材、開照相館、買地、種西瓜、薑、檳榔...想得到的幾乎都做過,但所有的投資全都虧得一塌塗地。」每當錢賠光了,父親就回頭當個小會計掙錢,之後又周而復始,相同戲碼不斷重覆上演。
記憶中,家裡開雜貨店時,由於債務實在太多,每天都能看到債權人在店門口站崗,只要一有客人上門付現,下一秒錢就被收走,最後甚至連房子也拿去抵押,一貧如洗。「在那個年代裡,女人沒有地位,一切都是男人當家說了算,直到父親大受打擊瀕臨崩潰後,罹癌的母親便一肩扛起照顧全家的重擔。母親總是疼我,對我寄予厚望,就算拖著孱弱的身軀依舊咬牙苦撐,排除萬難也要讓我完成大學學業,能有今天的成就和一切,全部要歸功於我的母親。」
從父親的身上體會到「做生意,真的很難!」但換個角度再看,那段記憶也成為余維斌在未來創業路上最重要的養分與驅動力,因為「真的窮怕了!很想~很想賺錢,我一定要活下去!」
退伍後,淡江物理系畢業的他聽說科學園區發展機會多,而且政府也有補貼,於是選擇先去半導體培訓中心接受專業訓練,之後進入工研院電子工業研究所服務,開始接觸電子分析技術。在工研院的6年裡,因為勤奮踏實和積極進取,獲得主管們高度肯定和喜愛,經常派他至歐美交流考察,獲得實地觀察市場的絕佳機會,了解電子產品故障分析的委外需求,結果意外嗅出臺灣還尚未開發的獨特生意-「開創IC電路缺陷修改服務」(FIB)。
📌傾聽 解決客戶的痛處
1994年余維斌毅然決然離開舒適圈,31歲的他找了幾位工研院同事與親朋好友集資1000萬後,勇闖創業路,「宜特科技」就在一間老舊的公寓裡成立,而這條路難走也是預料中的事,光是買下全臺灣第一部晶片檢測與電路修改FIB機臺就耗資950萬元,開業第二天沒想到會計又無預警離職,只剩他一個人校長兼撞鐘,白天勤跑業務拜訪客戶,晚上則窩在儀器前分析案件。
「當時我的存款只有20萬,靠著媽媽和妹妹的支持才硬湊足100萬元與友人合股創業。這世上還有什麼人可以讓你不用解釋太多,就心甘情願拿錢讓你去實現夢想呢?唯有家人了!因此我絕對不能輸,輸了就一無所有!」
當時,技術環境所開發出來的IC設計平均僅有30%~50%的成功率,無論是在定性及表現上皆無法達到目標,然而產生失敗的原因可能發生在IC晶片製程的任何一個環節與過程中。初期宜特從一周只能接獲幾個零星案件,每件費用約10000元,但憑著余維斌強烈的企圖心苦幹實幹,以及專業技術及服務的差異化,終於靠著口碑推薦,讓宜特業務穩定、逐步成長。
爾後,宜特逐年拓展新服務,包括故障分析(FA)、可靠度驗證(RA)、材料分析(MA)、化學/製程微汙染分析、訊號測試等,建構完整驗證與分析工程平臺的全方位服務,客群囊括電子產業上游IC設計至中下游成品端。「不僅僅是找出問題,更要幫忙解決問題,大幅縮短IC設計由概念到量產上市的時間,這對於研發競爭激烈的IC設計產業而言,十分重要。」
「當我們做完一項驗證工作之後,客戶還有遇到什麼問題嗎?還有什麼是我可以幫上忙的呢?」余維斌常常為了客戶的特殊需求,不斷斥資添購新的設備儀器,借位思考的態度,讓許多客戶與他之間不僅僅只是業務上的關係,更像是朋友和夥伴。
📌聚焦深化 持續不懈
隨著電子產品開發週期愈來愈短,產業競爭愈來愈激烈,驗證需求相對提高,他發現客戶不只是想要加速研發腳步,同時也希望測試新產品投入的市場預期,因此光從這兩項需求就可以再延伸出許多服務項目和解決方案。
「我們雖然不是萬能,但宜特具備各種工具、經驗與人才,在硬體、軟體、材料分析上都有能力提供客戶專業協助,幫助電子零件加速研發,並且保證品質良好,甚至在產品尚未開發之前就預先協助客戶評估成本及了解產品能否申請專利,透過分析協助客戶進行客觀判斷,正是宜特的服務強項與核心價值。」
2004年宜特掛牌上櫃,至今除了金融海嘯那一年虧損之外,其餘每年每股獲利幾乎都在4元以上,而且從成立至掛牌上櫃之前都未辦過現金增資,這個成績使得股東們和當初支持他創業的親友們都非常佩服,當然也讓大家的荷包滿滿,投資報酬率暴增。
如今,宜特陸續在大陸、日本、美國等地拓展營運據點,並成為國際知名且具有公信力機構——IEC/IECQ、TAF、TUV NORD、CNAS認可的實驗室。同時在國際大廠的外包趨勢下,扮演獨立品質驗證第三方公正實驗室,取得 TI、Lenovo、Dell、Cisco、DELPHI、Continental Automotive、ISTA、HDMI等品牌大廠供應鏈驗證認證資格,服務項目高達800多項,客戶數超過6000家,年營業額突破28億元。
「專心一致把『自己最強的東西』與『客戶最在意的東西』做到最好、最大,只要能幫助客人解決問題與困難,發揮自身價值,一切自然水到渠成。」多數創業者對於「這個事業能否投入」以及「規模要做多大」都有強烈的不確定感,他建議不妨先從檢視企業能力與團隊強項開始著手,「看懂自己的優點在哪裡是最難的,因此評斷的標準應該來自於外界。」藉由外部顧問、業界高手的請益與協助,將企業的定位與優勢搞清楚。
倘若公司尚未具備強而有力的核心項目,建議伺機而動、小規模的做,降低創業風險;若是公司本身已具備特殊技術或市占率不錯的項目,便可以再深入思索這些項目與未來趨勢兩者之間,能否找到共同的交集。「趨勢大家都知道,問題是在這個趨勢裡,『你可以有什麼角色?』」
余維斌認為,如果無法從中去創造一個產品、服務或客戶價值,千萬不宜貿然投入,因為商機背後也隱含著大家爭先搶食的危機,因此,「不用做多,只要聚焦」,在特定領域將1、2樣項目做到最突出、做到發光發熱,企業價值自然顯而易見。當企業穩定成長後,再進一步思考是否要與其他佼佼者策略聯盟、合資……等,以擴增產品或服務的深度與廣度,提高企業競爭力。
📌五大趨動 後勢可期
在物聯網、5G通訊、汽車電子、人工智慧、先進製程五大需求驅動下,余維斌乘勝追擊擴大投資規模,2017年10月將總部進駐新竹科學園區,廠房從原來的3000坪擴充4倍為12000坪,吸引各國大廠陸續到宜特進行新廠的驗證及洽談長期合作,目前握有的訂單已攀升至歷史高點,成果逐步展現在業績與獲利上。此外,隨著車用電子產品功能愈來愈多元,金屬氧化物半導體場效電晶體(MOSFET)成為車用電子、電動車不可或缺的必備功率元件,余維斌認為汽車電子未來在半導體產業中將佔據舉足輕重的地位。
「一部車達1萬多顆電子零件,檢測驗證的需求必然增加,但在服務客戶的同時,我們也發現晶圓量產到封裝之間,還缺少晶圓薄化與表面處理的重要橋段,這塊市場非常值得投資經營。」於是,今年宜特正式宣布跨入「MOSFET晶圓後段製程整合服務」,結合子公司(創量科技),提供從晶圓製程處理一路到後段CP、WLCSP與DPS一站式解決方案。隨著各項專業平臺陸續布局與到位,未來可望成為宜特再創高峰的重要跳板。
歷經20多年的篳路藍縷,靠著不斷鞭策、持續創新及工作團隊胼手胝足的努力之下,才達到今天的規模。當一個市值不到100億的公司,面對規模高達數兆的大企業客戶時,余維斌形容得直白:「他不太理你!」唯有專注在獨特專精之處,才有機會吸引國際大廠的目光。他強調,雖然我們無法第一時間知道客人在發展過程中遇到哪些問題,但是當他們遇見困難時,如果能深切感受到我們與他是站在同一陣線、同一艘船上,此時正是打動客戶最好的時機。「只是當機會來臨時,你準備好了嗎?」
「我很榮幸將宜特的品牌刻劃在全球電子產業的歷史上,一路累積千百種解決方案與核心技術平臺,接軌國際認證規範,定義新的準則,甚至創造新的指標。這一切的全力以赴,都為了一個初衷:『為客戶創造更大的價值。』」未來,宜特也將秉持永續經營的理念,持續在經濟、社會與環境三面向,為客戶提供更完整、快速、先進與創新的高品質技術服務,與全球領先趨勢共同成長,朝長久發展的目標勇往直前。
宜特科技 Integrated Service Technology
#新創總會
電晶體腳位 在 果籽 Youtube 的最佳貼文
|Apple發佈會懶人包—M1核心 新MacBook Pro MacBook Air長氣一倍 加埋Mac mini即日可預訂
Apple「One more thing.」發佈新電腦核心「M1」、新MacBook Pro、MacBook Air、Mac mini等配備M1核心的Mac機。是繼9月和10月後,連續舉行的第三個發佈會。
發佈會首先登場是新核心,命名為「M1」。M1核心跟iPhone 12系列的A14一樣,用上5納米製程,亦是個人電腦中首見。新核心設有160億個電晶體,8核CPU加最多8核GPU及16核神經網絡引擎。新核心最強的賣點之一是極低耗電,可為MacBook帶來2倍續航力,加上把多項功能整合在單一晶片,減少記憶體來回運作,做到低耗電之餘亦能提升效率,聲稱做到「全球最強的每瓦(Watt)CPU效能」。在相同耗電下,M1能比PC快2倍,另外,為配合新自家M1晶片 ,3部新Mac機亦同時登場。
影片:
【我是南丫島人】23歲仔獲cafe免費借位擺一人咖啡檔 $6,000租住350呎村屋:愛這裏互助關係 (果籽 Apple Daily) (https://youtu.be/XSugNPyaXFQ)
【香港蠔 足本版】流浮山白蠔收成要等三年半 天然生曬肥美金蠔日產僅50斤 即撈即食中環名人坊蜜餞金蠔 西貢六福酥炸生蠔 (果籽 Apple Daily) (https://youtu.be/Fw653R1aQ6s)
【這夜給惡人基一封信】大佬茅躉華日夜思念 回憶從8歲開始:兄弟有今生沒來世 (壹週刊 Next) (https://youtu.be/t06qjQbRIpY)
【太子餃子店】新移民唔怕蝕底自薦包餃子 粗重功夫一腳踢 老闆刮目相看邀開店:呢個女人唔係女人(飲食男女 Apple Daily) https://youtu.be/7CUTg7LXQ4M)
【娛樂人物】情願市民留家唔好出街聚餐 鄧一君兩麵舖執笠蝕200萬 (蘋果日報 Apple Daily) (https://youtu.be/e3agbTOdfoY)
果籽 :http://as.appledaily.com
籽想旅行:http://travelseed.hk
健康蘋台: http://applehealth.com.hk
動物蘋台: http://applepetform.com
#果籽 #Apple #One more thing #M1 #MacBook #Mac mini #StayHome #WithMe #跟我一樣 #宅在家
電晶體腳位 在 如何用三用電表判斷電晶體腳位及npn 或pnp - YouTube 的推薦與評價
免費訂閱http://bit.ly/2kqcvcm 如何用三用電表判斷 電晶體腳位 及npn 或pnp. ... <看更多>
電晶體腳位 在 Measuring transistor with three-use electricity meter 柯t生活 ... 的推薦與評價
如何使用三用電表檢測電晶體腳位教材分享在一甲國中科技教育網/生活科技/國三生活科技/電子明滅 ... ... <看更多>
電晶體腳位 在 [討論] 牙膏製程被中芯超車了? - 看板Tech_Job 的推薦與評價
彭博權威拆解證實 華為新手機晶片是中芯7奈米無誤
https://udn.com/news/story/6811/7415732
新聞說前幾天華為賣的真的是實打實的七奈米 沒有虛晃
極客灣性能測試昨天也出來了 比預期好
那不就代表 中芯這幾年真的精神時光屋 製程能力
基本進度就算沒超前牙膏 也是平起平坐了?
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 123.205.139.23 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/Tech_Job/M.1693828102.A.BD7.html
... <看更多>